目前有个项目,要实现ARM和FPGA的并行通讯。
ARM与FPGA硬件接口及协议:
通讯共12根线,分别为VDD、GND、WR、RD、DB0-DB7。读写都是下降沿有效,当WR线有下降沿,说明ARM已经准备好数据在DB0-DB7数据线上供FPGA读入;当RD线有下降沿,说明FPGA已经准备好数据在DB0-DB7数据线上供ARM读入。数据在下降沿后保持时间≤1us,这样能达到1MB/S。当然也可以更短,但是要保证对方能够读到,可以根据实际调整。
该如何实现这个功能呢?
具体的linux下写数据,读数据采用什么函数?
------解决方案--------------------
ARM与FPGA通信
基于arm和fpga的并行信号处理系统接口板设计
自己做驱动吧
------解决方案--------------------
1楼是得分机器啊。。。我看有个连接是 豆丁上的, LZ不知道有分下载不。
没的话,推荐: 冰点文库下载器。 很好用的,可以免费下哈。